Реализация КМУУ с общей памятью на гибридных FPGA

dc.contributor.authorБаркалов, Олександр Олександрович
dc.contributor.authorBarkalov, Olexandr O.
dc.contributor.authorБаркалов, Александр Александрович
dc.contributor.authorТитаренко, Лариса Олександрівна
dc.contributor.authorTitarenko, Larisa O.
dc.contributor.authorТитаренко, Лариса Александровна
dc.contributor.authorЄфименко, Костянтин Миколайович
dc.contributor.authorEfimenko, Konstantin M.
dc.contributor.authorЕфименко, Константин Николаевич
dc.contributor.authorЗеленьова, Ірина Яківна
dc.contributor.authorZeleneva, Irina Ya.
dc.contributor.authorЗеленева, Ирина Яковлевна
dc.date.accessioned2015-03-25T07:29:27Z
dc.date.available2015-03-25T07:29:27Z
dc.date.issued2013
dc.descriptionБаркалов А.А., Титаренко Л.А., Ефименко К.Н., Зеленева И.Я. Реализация КМУУ с общей памятью на гибридных FPGA // Наукові праці Донецького національного технічного університету. Серiя "Проблеми моделювання та автоматизації проектування" (МАП). Випуск 1(12)-2(13) - Донецьк: ДонНТУ. – 2013. – С. 33-42.uk
dc.description.abstractUK:Пропонується метод зменшення апаратурних витрат в схемі КМПК із загальною пам'яттю, який орієнтовано на технологію гібридних FPGA. Метод засновано на використанні двох джерел кодів класів псевдоеквівалентних ОЛЛ та реалізації схеми адресації мікрокоманд на вбудованих PLA. Такий підхід дозволяє зменшити загальну площу кристала, яку займає схема пристрою керування. EN: The proposed method is bound for reducing the hardware amount of scheme compositional microprogramming control unit (CMCU) with shared memory, oriented to the technology of hybrid FPGA. The method is based on the using of the hybrid FPGA structural features. This method is effective if there are certain classes of pseudoequivalent operational linear chains (OLC) in the original control algorithm. Under the certain conditions this method also allows to implement the scheme of addresses as a single unit PLA. This significantly reduces the chip area occupied by the circuit. RU: Предлагается метод уменьшения аппаратурных затрат в схеме КМУУ с общей памятью, ориентированный на технологию гибридных FPGA. Метод основан на использовании двух источников кодов классов псевдоэквивалентных ОЛЦ и реализации схемы адресации микрокоманд на встроенных PLA. Такой подход позволяет уменьшить общую площадь кристалла, занимаемую схемой устройства управления. Приведен пример применения предложенного метода.uk
dc.identifier.issn2074-7888
dc.identifier.urihttp://eir.zntu.edu.ua/handle/123456789/239
dc.language.isoruuk
dc.publisherДонецьций національний технічний університетuk
dc.subjectкомпозиційний мікропрограмний пристрій керуванняuk
dc.subjectалгоритм керуванняuk
dc.subjectоператорний лінійний ланцюгuk
dc.subjectгібридні FPGAuk
dc.subjectcompositional microprograming control unituk
dc.subjectcontrol algorithmuk
dc.subjectoperational linear chainuk
dc.subjecthybrid FPGAuk
dc.subjectкомпозиционное микропрограммное устройство управленияuk
dc.subjectалгоритм управленияuk
dc.subjectоператорная линейная цепьuk
dc.subjectгибридные FPGAuk
dc.titleРеализация КМУУ с общей памятью на гибридных FPGAuk
dc.title.alternativeImplementation of CMCU with common memory in hybrid FPGAuk
dc.title.alternativeРеалізація КМПК із загальною пам'яттю на гібридних FPGAuk
dc.typeArticleuk

Files

Original bundle
Now showing 1 - 1 of 1
Loading...
Thumbnail Image
Name:
Zelenyova _2013.pdf
Size:
3.43 MB
Format:
Adobe Portable Document Format
Description:
Статті
License bundle
Now showing 1 - 1 of 1
No Thumbnail Available
Name:
license.txt
Size:
1.71 KB
Format:
Item-specific license agreed upon to submission
Description: